起源の場所:
原物
ブランド名:
Intel/Altera
モデル番号:
EP2C50F484I8N
私達に連絡しなさい
| プロダクト技術仕様 | |
| EU RoHS | 迎合的 | 
| ECCN (米国) | 3A991d. | 
| 部分の状態 | 未確認 | 
| HTS | 8542.39.00.01 | 
| SVHC | はい | 
| SVHCは境界を超過する | はい | 
| 自動車 | いいえ | 
| PPAP | いいえ | 
| 姓 | Cyclone® II | 
| 加工技術 | 90nm | 
| ユーザーI/Os | 294 | 
| 入力/出力銀行の数 | 8 | 
| 作動の供給電圧(v) | 1.2 | 
| シフト レジスタ | 記憶を利用しなさい | 
| 論理素子 | 50528 | 
| 乗数の数 | 86 (18x18) | 
| プログラム記憶タイプ | SRAM | 
| 埋め込まれた記憶(Kbit) | 580.5 | 
| ブロックのRAMの総数 | 129 | 
| IPの中心 | Viterbiの編集者、低速/雑種の連続デコーダーの|V1 ColdFire|SpeedViewは可能にしたJPEGのエンコーダー(SVE-JPEG-E)を|10ギガビットのイーサネットMAC|32/64ビットPCI-Xバス マスター/ターゲット インターフェイスの中心、66/100/133Mhz | 
| 提供者の名前 | Altera/Freescale/CAST、株式会社/MorethanIP/PLDA | 
| 装置論理の単位 | 50528 | 
| 全体的な時計の数 | 16 | 
| DLLs/PLLsの装置番号 | 4 | 
| プログラム可能性 | いいえ | 
| Reprogrammabilityサポート | いいえ | 
| コピー プロテクト | いいえ | 
| Opr。頻度(MHz) | 402.58 | 
| 内部システム プログラム可能性 | はい | 
| 速度の等級 | 8 | 
| 差動入力/出力の標準 | LVDS|PCI-X | 
| 片端接地入力/出力の標準 | LVDS|PCI-X | 
| 最高入力/出力の性能 | 640Mbps | 
| 外的な記憶インターフェイス | DDR SDRAM|QDR II+SRAM | 
| 最低の作動の供給電圧(v) | 1.15 | 
| 最高の作動の供給電圧(v) | 1.25 | 
| 入力/出力の電圧(v) | 1.5|1.8|2.5|3.3 | 
| 最低の実用温度(°C) | -40 | 
| 最高使用可能温度(°C) | 100 | 
| 製造者の温度の等級 | 産業 | 
| 商号 | サイクロン | 
| 土台 | 表面の台紙 | 
| パッケージの高さ | 2.2 (最高) | 
| パッケージの幅 | 23 | 
| パッケージの長さ | 23 | 
| PCBは変わった | 484 | 
| 標準パッケージの名前 | BGA | 
| 製造者のパッケージ | FBGA | 
| ピン・カウント | 484 | 
| 鉛の形 | 球 | 
問い合わせを直接私たちに送ってください.